返回首页

Cadence PCB培训初级班

时间:2019-04-18 22:14来源:未知 作者:admin 点击:
Cadence PCB设计初级培训班(TSCDC501) 课程目标 Cadence培训初级班主要为您介绍从原理图输入到印刷电路板光绘制造文件输出的全线PCB设计流程,通过讲课及上机练习相结合的方式完成Ca
  

Cadence PCB培训初级班

 

   课程目标

        Cadence培训初级班主要为您介绍从原理图输入到印刷电路板光绘制造文件输出的全线PCB设计流程,通过讲课及上机练习相结合的方式完成Cadence的原理图工具Concept- HDL、PCB工具Allegro以及相应的建库工具的使用方法的系统培训。通过培训学员可掌握先进的Cadence PCB设计流程,完成PCB设计。

   培养对象

        从事硬件开发的所有人员,以及具有一定基础的高年级本科生或者硕、博士研究生。

   师资团队

 

【程老师】
● 高级讲师,长期从事教学与科研工作,主要研究方向包括网络通信、视频/图像等信号处理等。具有10年的硬件设计经验,尤其是近6年来一直从事相关领域的高速DSP系统硬、软件和FPGA开发经验数字电路设计工作,具有非常丰富的高速PCB设计经验。精通TI公司的C6000、ADI公司的TigerSHarc-201等系列高速DSP,成功开发了多个高速DSP和FPGA结合的高难度项目,尤其擅长多处理器系统的开发,熟悉多种图像/视频压缩算法。  

更多师资力量请参见师资团队

   教材

        ◆ 《武汉华嵌Cadence PCB设计初级班培训讲义》

   班级规模及环境

        为了保证培训效果,增加互动环节,我们坚持小班授课,每期报名人数限15人,多余人员安排到下一期进行。

   时间地点

        武汉华嵌中心(滚动开班):
      上课地点:
武汉市洪山区鲁磨路国光大厦B座21层  查看地图>>


 

本课程每期班限额15名,报满即停止报名,请提前在线或电话预约
武汉华嵌保留开课时间调整的权利,欢迎来电洽询

   学时费用

        ◆课时: 共3天,每天6学时,总计18学时
        ◆培训费用(含教材费):
请咨询课程顾问   
        ◆上课地点:武汉华嵌中心
        ◆外地学员:代理安排食宿(需提前预定)

同时报选《Cadence PCB培训高级班》,即享受500元优惠!

报选此课程可获200元折价劵!

   质量保障

        1、培训过程中,如有部分内容理解不透或消化不好,可免费在以后培训班中重听;
        2、培训结束后免费提供一个月的技术支持,充分保证培训后出效果;
        3、培训合格学员可享受免费推荐就业机会。

   课程进度安排
时间 课程大纲

第一天

9:00
|
12:00

1 Concept HDL基本设计流程
    Concept HDL Basic Board Design Flow
2 设计输入 Design Entry
    2.1 Project Setup
    2.2 Editing a Schematic - Part Libraries, Adding Parts, Adding Wires,Naming Wires
    2.3 Concept Error Checking
    2.4 Design Libraries
    2.5 Working with Groups
    2.6 Copying, Adding, Inserting, and Moving PagesDeleting Pages
    2.7 The CheckPlus Tool
    2.8 Cross Referencing Signals
    2.9 Plotting the Schematic
    2.10 Part Tables
    2.11 Packaging
    2.12 Bill of Materials

13:00
|
16:00

3 从原理图到PCB:PackageXL 工具使用
    3.1 Introduction to Board Layout
    3.2 Mainstream Board Design
    3.3 Design Synchronization
    3.4 Netlist Files
    3.5 Export Physical
4 层次化设计 Hierarchical Design
    4.1 Components of a Hierarchical Block
    4.2 Creating Hierarchical Block Symbols
    4.3 Top-Down Design

第二天

9:00
|
12:00

5 PCB设计准备:Allegro环境、规则设置、PCB布局布线
    5.1 Allegro User Interface
    5.2 Managing the Allegro Work Environment
    5.3 Padstack Designer
    5.4 Component Symbols
    5.5 Board Design Files
    5.6 Importing Logic Information into Allegro
    5.7 Setting Design Constraints
    5.8 Component Placement
    5.9 Routing and Glossing

13:00
|
16:00

6 建立元件库 PCB Librarian Expert
    6.1 Design Processes and Library Models
    6.2 Setting Up a Build Area
    6.3 The Symbol View
    6.4 The Chips View
    6.5 The Part Table View
    6.6 The Simulation View
    6.7 Testing the Part
    6.8 Creating a Split Part
    6.9 Importing Text Files

第三天

9:00
|
12:00

7 PCB数据后处理:覆铜、生产加工数据输出
    7.1 Copper Areas and Positive or Negative Planes
    7.2 Preparing for Post Processing
    7.3 Renaming Reference Designators
    7.4 Backannotation

13:00
|
16:00

    7.5 Creating Silkscreens
    7.6 Creating Checkplots
    7.7 Generating Artwork
    7.8 The Aperture File
    7.9 Film Control
    7.10 Generating Gerber Files
    7.11 Creating Fabrication Drawings
    7.12 Generating an NC Drill File
    7.13 Creating the Parameters File
    7.14 Creating Assembly Drawings

 

------分隔线----------------------------

  • 李老师
  • 李老师
  • 胡老师
  • 胡老师
 在线客服